IDEA의 고속 암호칩 설계

Vol. 8, No. 4, pp. 21-32, 8월. 1998
10.13089/JKIISC.1998.8.4.21, Full Text:
Keywords:
Abstract

통신 및 컴퓨터 시스템의 처리 속도가 높아짐에 따라 정보 보호를 위해서 고속의 데이터처리가 반드시 요구되어진다. 따라서 본 논문에서는 국제 표준 암호알로기즘의 하나인ISDEA(International Data Encryption Algorithm)를 고속 연산을 위하여 알고리즘을 분석하고 암호화 수행시간을 감소하기 위하여 파이프라인 처리를 하며, 서브키 생성시의 연산회수를 줄이기 위하여 서브키 블록을 EEPROM 으로 구현하였다. 전체적인 시스템은 VHDL(VHSIC Hardware Description Language)을 사용하여 설계하였다. IDEA 알고리듬은 EDA tool인 Synopsys를 사용하여 Sunthesis하였으며, Xilinx의 FPGA XC4052XL을 이용하여 One CHip화 시켰다. 입력 클럭으로 20Mhz를 사용하였을 때, data arrival time은 687.07ns였으며, 109.01 Mbp의 속도로 동작하 였다.

Statistics
Show / Hide Statistics

Statistics (Cumulative Counts from December 1st, 2017)
Multiple requests among the same browser session are counted as one view.
If you mouse over a chart, the values of data points will be shown.


Cite this article
[IEEE Style]
이상덕, "Design of the High-Speed Encryption Chip of IDEA(International Data Encryption Algorithm)," Journal of The Korea Institute of Information Security and Cryptology, vol. 8, no. 4, pp. 21-32, 1998. DOI: 10.13089/JKIISC.1998.8.4.21.

[ACM Style]
이상덕. 1998. Design of the High-Speed Encryption Chip of IDEA(International Data Encryption Algorithm). Journal of The Korea Institute of Information Security and Cryptology, 8, 4, (1998), 21-32. DOI: 10.13089/JKIISC.1998.8.4.21.