$GF(2^m)$ 상의 저복잡도 고속-직렬 곱셈기 구조

Vol. 17, No. 4, pp. 97-102, 8월. 2007
10.13089/JKIISC.2007.17.4.97, Full Text:
Keywords: Finite fields, Multiplier, Error-control coding, cryptography
Abstract

본 논문에서는 $GF(2^m)$ 상의 새로운 저복잡도 고속-직렬 곱셈기 구조를 제안하였다. 고속-직렬 곱셈기는 유한체 $GF(2^m)$의 표준기저 상에서 동작하며, 직렬 곱셈기 보다는 짧은 지연시간에 결과를 얻을 수 있고, 병렬 곱셈기 보다는 적은 하드웨어로 구현할 수 있다. 이 고속-직렬 곱셈기는 회로의 복잡도와 지연시간 사이에 적절한 절충을 꾀할 수 있는 장점을 가지고 있다. 그러나 기존의 고속-직렬 곱셈기는 t배의 속도를 향상시키기 위하여 (t-1)m개의 레지스터가 더 사용되었다. 본 논문에서는 레지스터 수를 증가시키지 않는 새로운 고속-직렬 곱셈기를 설계하였다.

Statistics
Show / Hide Statistics

Statistics (Cumulative Counts from December 1st, 2017)
Multiple requests among the same browser session are counted as one view.
If you mouse over a chart, the values of data points will be shown.


Cite this article
[IEEE Style]
Y. Cho, "Low Complexity Architecture for Fast-Serial Multiplier in $GF(2^m)$," Journal of The Korea Institute of Information Security and Cryptology, vol. 17, no. 4, pp. 97-102, 2007. DOI: 10.13089/JKIISC.2007.17.4.97.

[ACM Style]
Yong-Suk Cho. 2007. Low Complexity Architecture for Fast-Serial Multiplier in $GF(2^m)$. Journal of The Korea Institute of Information Security and Cryptology, 17, 4, (2007), 97-102. DOI: 10.13089/JKIISC.2007.17.4.97.