FPGA를 이용한 Cdma2000 EV-DO 시큐리티 지원 하드웨어 설계 및 구현

Vol. 18, No. 2, pp. 65-74, 4월. 2008
10.13089/JKIISC.2008.18.2.65, Full Text:
Keywords: FPGA, Cdma2000 1x EV-DO, AES
Abstract

Cdma2000 1x EV-DO 에서의 보안 계층은 현재 3GPP2를 통해 표준화 규격(C.S0024-A v2.0)을 완성해 나가고 있는 중이며, 이에 따라 cdma2000 1x EV-DO 환경의 AT와 AN 간 전송되는 데이터에 대한 보안 기능을 적용하기 위하여 표준 문서에 명시된 보안 계층 구현요구에 맞는 하드웨어 보안 장치가 요구되고 있다. 본 논문에서는 FPGA 플랫폼을 통해 EV-DO 시큐리티 계층 프로토콜을 시뮬레이션 하여 EV-DO 시큐리티 지원 하드웨어 장치를 설계하였으며, 패킷 데이터에 대한 인증 및 서비스를 위하여 SHA-1 해쉬 알고리즘과 데이터 암호화를 위한 AES, SEED, ARIA 알고리즘을 탑재했으며, 키교환 프로토콜을 이용한 키 교환을 수행 한 후 데이터에 대한 인증 및 암호화 기능을 선택적으로 적용한 하드웨어를 구현하였다.

Statistics
Show / Hide Statistics

Statistics (Cumulative Counts from December 1st, 2017)
Multiple requests among the same browser session are counted as one view.
If you mouse over a chart, the values of data points will be shown.


Cite this article
[IEEE Style]
H. Kwon, K. Lee, J. Yang, C. Seo, K. Ha, "Design and Implementation of the Cdma2000 EV-DO security layer supporting Hardware using FPGA," Journal of The Korea Institute of Information Security and Cryptology, vol. 18, no. 2, pp. 65-74, 2008. DOI: 10.13089/JKIISC.2008.18.2.65.

[ACM Style]
Hwan-Woo Kwon, Ki-Man Lee, Jong-Won Yang, Chang-Ho Seo, and Kyung-Ju Ha. 2008. Design and Implementation of the Cdma2000 EV-DO security layer supporting Hardware using FPGA. Journal of The Korea Institute of Information Security and Cryptology, 18, 2, (2008), 65-74. DOI: 10.13089/JKIISC.2008.18.2.65.