IDEA 알고리즘을 이용한 고속 암호 VLSI 설계

Vol. 11, No. 1, pp. 64-72, 2월. 2001
10.13089/JKIISC.2001.11.1.64, Full Text:
Keywords: IDEA algorithm, VLSI design
Abstract

본 논문은 IDEA 알고리즘을 사용한 고속 암호 IC의 설계에 관한 것이다. IDEA 알고리즘을 회로로 구현하기 위하여 전체 회로를 6개의 주요 기능블럭으로 분할하여 설계하였다. 주요 블록으로 암호키 및 복호키 생성부, 입력 데이터 처리부, 암호화 처리부, 출력 데이터 처리부, 그리고 동작모드 제어부 등이 있나. 서브키 생성회로는 연간속도보다 회로면적을 축소시키는 방향으로 설계한 반면, 암호화 처리부는 회로면적보다 연산속도를 증가시키는 방향으로 설계목표를 정했다. 따라서 반복연산에 적합한 파이프라인 구조와 연간속도를 향상시키는 모듈라 승산기를 채택하였다. 특히, 많은 연산시간이 소요되는 모듈라 승산기는 연산속도를 증가시키기 위하여 캐리선택 가산기 및 modified Booth 승 산 알고리즘을 사용하여 한 클럭에 동작하도록 설계하였다. 또한, 입력 데이터 처리부는 데이터를 동작모드에 따라 8-bit, 167-bit 32-bit 단위로 받아들이기 위하여 데이터 버퍼가 8-bit, 16-bit, 32-bit 씩 이동할 수 있도록 하였다. 0.25$\mu\textrm{m}$ 공장기술을 사용하여 시뮬레이션한 결과, 이 IC는 큰 면적을 요구하지 않으면서도 1Gbps 이상의 throughput을 달성하였으며, 회로구현에 약 12,000gates가 소요되었다.

Statistics
Show / Hide Statistics

Statistics (Cumulative Counts from December 1st, 2017)
Multiple requests among the same browser session are counted as one view.
If you mouse over a chart, the values of data points will be shown.


Cite this article
[IEEE Style]
이행우 and 최광진, "A Design of the High-Speed Cipher VLSI Using IDEA Algorithm," Journal of The Korea Institute of Information Security and Cryptology, vol. 11, no. 1, pp. 64-72, 2001. DOI: 10.13089/JKIISC.2001.11.1.64.

[ACM Style]
이행우 and 최광진. 2001. A Design of the High-Speed Cipher VLSI Using IDEA Algorithm. Journal of The Korea Institute of Information Security and Cryptology, 11, 1, (2001), 64-72. DOI: 10.13089/JKIISC.2001.11.1.64.