타원곡선 암호 시스템에 효과적인 digit-serial 승산기 설계

Vol. 11, No. 2, pp. 37-44, 4월. 2001
10.13089/JKIISC.2001.11.2.37, Full Text:
Keywords: Elliptic curve, Finite Field Multiplier, cryptography, Digit-Serial, smart card
Abstract

본 논문에서는 유한체 연산을 바탕으로 하는 타원곡선 암호화 프로세서의 승산기를 효율적으로 구현할 수 있는 구조를 제안한다. 타원곡선 암호알고리즘에 적용된 비도는 193비트로 하드웨어 구현에 유리한 trinomial 다항식을 사용하였다. 제안된 승산기는 trinomial 다항식의 특성을 이용하여 기존의 193bit serial LFSR를 개선한 37bit digit serial 구조를 갖도록 설계하였다. 회로는 합성수준의 VHDL코드와 타원곡선 상에서의 임의의 좌표의 가산식으로부터 만들어진 테스트벡터를 적용하여 기능을 검증하고 회로의 규모를 측정하였다. 검증된 결과는 기존의 LFSR승산기의 30% 면적으로 승산기 구현이 가능하였다

Statistics
Show / Hide Statistics

Statistics (Cumulative Counts from December 1st, 2017)
Multiple requests among the same browser session are counted as one view.
If you mouse over a chart, the values of data points will be shown.


Cite this article
[IEEE Style]
이광엽, 위사흔, 김원종, 장준영, 정교일, 배영환, "Design of an Efficient Digit-Serial Multiplier for Elliptic Curve Cryptosystems," Journal of The Korea Institute of Information Security and Cryptology, vol. 11, no. 2, pp. 37-44, 2001. DOI: 10.13089/JKIISC.2001.11.2.37.

[ACM Style]
이광엽, 위사흔, 김원종, 장준영, 정교일, and 배영환. 2001. Design of an Efficient Digit-Serial Multiplier for Elliptic Curve Cryptosystems. Journal of The Korea Institute of Information Security and Cryptology, 11, 2, (2001), 37-44. DOI: 10.13089/JKIISC.2001.11.2.37.