Digital Library


Search: "[ author: 서화정 ]" (21)
    NVIDIA CUDA PTX를 활용한 SPECK, SIMON, SIMECK 병렬 구현
    장경배, 서화정, 임세진, 김현준, Vol. 31, No. 3, pp. 423-431, 6월. 2021
    10.13089/JKIISC.2021.31.3.423
    주제어: SPECK, SIMON, SIMECK, CUDA, PTX

    해시함수 LSH 양자 회로 최적화를 통한 그루버 알고리즘 적용 자원 추정
    송경주, 서화정, 장경배, Vol. 31, No. 3, pp. 323-330, 6월. 2021
    10.13089/JKIISC.2021.31.3.323
    주제어: Grover algorithm, Quantum Cryptography, LSH hash function, Quantum, quantum circuit

    라운드 키 선행 로드를 통한 CHAM-64/128 카운터 모드 고속 구현
    권혁동, 장경배, 박재훈, 서화정, Vol. 30, No. 6, pp. 1217-1223, 12월. 2020
    10.13089/JKIISC.2020.30.6.1217
    주제어: 8-bit AVR Processors, CHAM block cipher, Optimized implementation, 8-bit AVR Processors, CHAM block cipher, Optimized implementation

    스타일러스 펜을 활용한 금융 거래에서의 본인 인증
    김현지, 장경배, 권혁동, 김현준, 서화정, Vol. 30, No. 3, pp. 379-388, 6월. 2020
    10.13089/JKIISC.2020.30.3.379

    IoT와 BLE 통신상의 형태보존암호 활용 및 최적화 구현 기법
    임지환, 권혁동, 우재민, 안규황, 김도영, 서화정, Vol. 28, No. 6, pp. 1371-1378, 11월. 2018
    10.13089/JKIISC.2018.28.6.1371
    주제어: Internet of Things (IoT), Bluetooth Low Energy (BLE), Format Preserving Encryption Algorithm (FEA), Internet of Things (IoT), Bluetooth Low Energy (BLE), Format Preserving Encryption Algorithm (FEA)

    저사양 8-bit AVR 프로세서 상에서의 초경량 블록 암호 알고리즘 CHAM 메모리 최적화 구현
    서화정, Vol. 28, No. 3, pp. 545-550, 5월. 2018
    10.13089/JKIISC.2018.28.3.545
    주제어: Software Implementation, Internet of Things, block cipher, 8-bit AVR Processors, Software Implementation, Internet of Things, block cipher, 8-bit AVR Processors

    ARM Cortex-M3 상에서 부채널 공격에 강인한 곱셈 연산 구현
    서화정, Vol. 27, No. 4, pp. 943-950, 8월. 2017
    10.13089/JKIISC.2017.27.4.943

    입력 위치 유추 방지를 위한 보안 키패드의 설계
    서화정, 김호원, Vol. 26, No. 1, pp. 41-48, 2월. 2016
    10.13089/JKIISC.2016.26.1.41

    난수생성기를 이용한 멀티채널 보안카드 설계
    서화정, 석선희, 김경훈, 김호원, Vol. 25, No. 3, pp. 501-508, 6월. 2015
    10.13089/JKIISC.2015.25.3.501

    임베디드 마이크로 프로세서 상에서의 최신 암호 구현 동향
    서화정, 김호원, Vol. 23, No. 5, pp. 815-824, 10월. 2013
    10.13089/JKIISC.2013.23.5.815